侵权投诉

音频总线I2S协议:I2S收发??镕PGA的仿真设计

39度创意研究所 ? 2020-12-14 17:34 ? 次阅读

1 概述

I2S(Inter—IC Sound)总线, 又称 集成电路内置音频总线,是飞利浦公司为数字音频设备之间的音频数据传输而制定的一种总线标准,该总线专门用于音频设备之间的数据传输,广泛应用于各种多媒体系统。I2S采用了沿独立的导线传输时钟与数据信号的设计,通过将数据和时钟信号分离,避免了因时差诱发的失真,为用户节省了购买抵抗音频抖动的专业设备的费用。

在飞利浦公司的I2S标准中,I2S主要有三个信号。

1.位时钟 BICK(也叫串行时钟SCLK),即对应数字音频的每一位数据,BCLK都有1个脉冲。BCLK的频率=2×采样频率×采样位数。

2.帧时钟LRCK,(也称WS),用于切换左右声道的数据。LRCK为“1”表示正在传输的是右声道的数据,为“0”则表示正在传输的是左声道的数据。LRCK的频率等于采样频率。

3.串行数据SDATA,就是用二进制补码表示的音频数据。

有时为了使系统间能够更好地同步,还需要另外传输一个信号MCLK,称为主时钟,也叫系统时钟(Sys Clock),是采样频率的256倍或384倍。随着技术的发展,在统一的 I2S接口下,出现了多种不同的数据格式。根据SDATA数据相对于LRCK和SCLK的位置不同,分为左对齐(较少使用)、I2S格式(即飞利浦规定的格式)和右对齐(也叫日本格式、普通格式)。

以下是I2S Sample rate 44.1Khz 和48Khz部分系列。

pIYBAF9uEeOAREfrAAKRy1tR9Ao056.png

2 模式

左对齐模式:SDATA 的MSB在BCLK的第一个上升获得根据LRCK的传输。

o4YBAF9uEeWARAAXAAGl6CEKTZg274.png

I2S模式:SDATA 的MSB在BCLK的第二个上升获得根据LRCK的传输。

o4YBAF9uEeeAGY26AAGcbdLDkXY934.png

右对齐模式。

pIYBAF9uEemAWzNQAAFoPItf77Q218.png

3 I2S收发???a href='http://www.rzbessbxxw.cn/tags/fpga/' target='_blank' class='arckwlink_hide'>FPGA的仿真设计

i2s_test??槲猧2s_in和i2s_out??榈亩ゲ?,i2s_in??榻淙氲拇惺葑怀刹⑿械氖?,然后i2s_out??榻⑿惺葑怀纱惺菔涑?。

o4YBAF9uEeyAUlupAAJGwtkJOfI729.png

I2s_in??楹虸2s_out??榈慕涌谒得魅缦?。

pIYBAF9uEe-AQo1RAAJbn1Mz3mk306.png

?

o4YBAF9uEfOAQjRFAAO5Na1gqnI467.png

I2s test bench设计

让i2s_out??榻⑿凶?,然后使用i2s_in??榻凶⑿?。验证数据是否正确。

Test bench源码:
1. // test bench

2.

3. `timescale 1ps/1ps

4.

5. module tb32bitmaster();

6.

7. initial begin #600000000 $finish; end //600us

8.

9. reg preset_n;

10. initial begin preset_n = 1; #10000 preset_n = 0; #100000 preset_n = 1; end

11.

12. reg pclk;

13. initial begin pclk = 0; #313333 pclk = 0; forever #11072.1 pclk = ~pclk; end

14.

15. reg start;

16. initial begin start = 0; #400000 start = 1; end

17.

18. reg clkd2, clkd4, clkd8, clkd16;

19. wire reset_n = preset_n;

20.

21. always @(posedge pclk or negedge reset_n)

22. if (0 == reset_n)

23. clkd2

24. else

25. clkd2

26.

27. always @(posedge clkd2 or negedge reset_n)

28. if (0 == reset_n)

29. clkd4

30. else

31. clkd4

32.

33. always @(posedge clkd4 or negedge reset_n)

34. if (0 == reset_n)

35. clkd8

36. else

37. clkd8

38. always @(posedge clkd8 or negedge reset_n)

39. if (0 == reset_n)

40. clkd16

41. else

42. clkd16

43.

44.

45. wire bck, lrck, sdata;

46. wire [31:0] y0, y1;

47.

48. i2s_in U_i2s_in(

49. .mclk(pclk),

50. .reset_n(reset_n),

51.

52. .in_bck(bck),

53. .in_lrck(lrck),

54. .in_sdata(sdata),

55. //controls

56. //output

57. .source_left(y0),

58. .source_right(y1)

59. );

60.

61. i2s_out u_i2s_out(

62. .in_bck(clkd16),

63. .reset_n(reset_n),

64. .source_left(32'h5555_aaaa),

65. .source_right(32'haaaa_5555),

66. .obck(bck),

67. .olrck(lrck),

68. .odata(sdata)

69. );

70. endmodule

71.

72. `include "i2s_out.v"

73. `include "i2s_in.v"

pIYBAF9uEfaAVgpkAAJjUtRee_8131.png

从仿真结果看我们的i2s_out和i2s_in??榉抡嫔杓瞥晒?。

编辑:hfy

收藏 人收藏
分享:

评论

相关推荐

基于SRAM FPGA的汽车系统的解决方案

为了确保现代汽车中各种系统的功能运转正常,必须对元器件提出可靠性数据的要求。虽然人们掌握元器件可靠性....
发表于 12-29 10:40 ? 21次 阅读
基于SRAM FPGA的汽车系统的解决方案

非挥性Flash和反熔丝FPGA的设计安全性研究

掩膜成本升高和日渐增加的最小批量要求是当前半导体业界的两种趋势,使FPGA比与其竞争的ASIC具有更....
发表于 12-29 09:54 ? 4次 阅读
非挥性Flash和反熔丝FPGA的设计安全性研究

基于FPGA的栈空间管理器的研究和设计

发表于 12-29 09:41 ? 0次 阅读
基于FPGA的栈空间管理器的研究和设计

学习FPGA图像处理必须知道的原理和方法

图像在采集和传输的过程中,通?;岵肷?,使图像质量降低,影响后续处理。因此须对图像进行一些图像滤波、图像增强等预处理。...
发表于 12-29 09:16 ? 0次 阅读
学习FPGA图像处理必须知道的原理和方法

UD408G5S1AF 32位 DDR4 SDRAM的特征

支持Xilinx FPGA中的32位 DDR4 SDRAM
发表于 12-29 06:30 ? 0次 阅读
UD408G5S1AF 32位 DDR4 SDRAM的特征

Xilinx IDDR原语时序图的详细资料说明

传统的输入DDR解决方案或OPPOSITE_EDGE模式是通过ILOGIC??橹械牡ジ鍪淙胧迪值?。 ....
发表于 12-28 17:13 ? 11次 阅读
Xilinx IDDR原语时序图的详细资料说明

Xilinx 7系列FPGA SelectIO IDDR的操作模式详细概述

在7系列设备的ILOGIC block中有专属的registers来实现input double-d....
发表于 12-28 17:13 ? 8次 阅读
Xilinx 7系列FPGA SelectIO  IDDR的操作模式详细概述

FPGA IOB输出寄存器的约束笔记详细概述

关于IOB寄存器的使用,网上已经有很多资料可以查找,这里就不多余说了。
发表于 12-28 17:13 ? 11次 阅读
FPGA IOB输出寄存器的约束笔记详细概述

FPGA中IOB寄存器的使用教程详细说明

一个fpga主要是由可编程输入输出单元(图中的IOB??椋?,可编程逻辑单元(CLB??椋?,块RAM(....
发表于 12-28 17:13 ? 11次 阅读
FPGA中IOB寄存器的使用教程详细说明

FPGA中IOB寄存器的使用心得

 一个fpga主要是由可编程输入输出单元(图中的IOB??椋?,可编程逻辑单元(CLB??椋?,块RAM....
发表于 12-28 17:13 ? 16次 阅读
FPGA中IOB寄存器的使用心得

ST发布通知:2021年1月1日起全线产品涨价

ST正式发布涨价通知:2021年1月1日起,全线产品涨价!? 近日,ST突然发布涨价通知,消息一经发....
的头像 电子发烧友网工程师 发表于 12-28 11:16 ? 192次 阅读
ST发布通知:2021年1月1日起全线产品涨价

snickerdoodle高速计算FPGA平台可实现联网系统快速开发

? 1 Snickerdoodle---高速计算FPGA平台 ? ? snickerdoodle是一....
的头像 电子发烧友网工程师 发表于 12-28 09:52 ? 159次 阅读
snickerdoodle高速计算FPGA平台可实现联网系统快速开发

赛灵思两款划时代“利器” 让开发FPGA应用可以信手拈来

在大数据和人工智能盛行的今天,金融科技(Fintech)领域数据日益密集和敏感,在高频交易、风险分析....
的头像 FPGA之家 发表于 12-28 09:50 ? 155次 阅读
赛灵思两款划时代“利器” 让开发FPGA应用可以信手拈来

数字在屏幕显示控制核的设计与FPGA实现

发表于 12-28 09:31 ? 0次 阅读
数字在屏幕显示控制核的设计与FPGA实现

我国FPGA企业该如何抓住新基建带来的发展机遇?

新基建是数字技术的基础设施,具有发展速度快、技术含量高等特点,随着新技术新应用层出不穷,其对计算、架....
的头像 电子发烧友网工程师 发表于 12-28 09:20 ? 195次 阅读
我国FPGA企业该如何抓住新基建带来的发展机遇?

FPGA图像处理必备!

图像在采集和传输的过程中,通?;岵肷?,使图像质量降低,影响后续处理。因此须对图像进行一些图像滤波、图像增强等预处理。...
发表于 12-26 15:57 ? 303次 阅读
FPGA图像处理必备!

利用不恢复余数阵列除法和VHDL实现雷达数据接收/显示系统的设计

根据系统要求,脉冲雷达高度表通过RS-422串行输出高度数据,要求数据接收??槭凳苯邮?,并显示雷达高....
的头像 电子设计 发表于 12-26 09:59 ? 351次 阅读
利用不恢复余数阵列除法和VHDL实现雷达数据接收/显示系统的设计

如何使用LUT实现FPGA中的DSP功能

作为赛灵思的现场工程师,我常常问这样的问题:我们是否能够提供一款其功能可满足客户所有独特设计要求的D....
发表于 12-25 17:34 ? 45次 阅读
如何使用LUT实现FPGA中的DSP功能

FPGA的基本结构详细概述

 FPGA由6部分组成,分别为可编程输入/输出单元、基本可编程逻辑单元、嵌入式块RAM、丰富的布线资....
发表于 12-25 17:34 ? 92次 阅读
FPGA的基本结构详细概述

FPGA的学习教程之架构和基本组成单元

目前在做FPGA移植加速CNN卷积神经网络Inference相关的学习,使用的是Xilinx公司的Z....
发表于 12-25 17:34 ? 65次 阅读
FPGA的学习教程之架构和基本组成单元

FPGA学习教程之硬件设计基本概念

目前在做FPGA移植加速CNN卷积神经网络Inference相关的学习,使用的是Xilinx公司的Z....
发表于 12-25 17:34 ? 55次 阅读
FPGA学习教程之硬件设计基本概念

FPGA的资源类型详细资料简介

结合Xilinx、Altera 等公司的FPGA 芯片,简要罗列一下FPGA 内部的资源或专用???,....
发表于 12-25 17:34 ? 46次 阅读
FPGA的资源类型详细资料简介

FPGA的安全性设计及在应用中的重要性分析

今天的设计人员已经在许多不同的领域中选择FPGA作为首选的解决方案。这些FPGA器件早已超越了原本作....
发表于 12-25 11:51 ? 209次 阅读
FPGA的安全性设计及在应用中的重要性分析

Spartan-3E显示器解决方案板增强显示器图像质量和色彩设置

现在,消费者希望这些平板电视能有一些新的特性,使它们有别于那些拥有较高分辨率、更佳彩色重现和短响应时....
发表于 12-25 11:46 ? 128次 阅读
Spartan-3E显示器解决方案板增强显示器图像质量和色彩设置

基于FPGA的图像数据采集卡及其驱动设计

发表于 12-25 09:58 ? 571次 阅读
基于FPGA的图像数据采集卡及其驱动设计

FPGA怎么实现除法操作?

在FPGA中,我们怎么实现除法操作?最简单的方法当然是调IP Core。 在Divider Generator的IP Core中,我们可以选择...
发表于 12-24 16:06 ? 0次 阅读
FPGA怎么实现除法操作?

基于EP1K10TC100-3 FPGA和微控制器实现数据采集系统的应用方案

基于 FPGA 的数据采集系统的总体功能??槿缦峦? 所示。系统有由FPGA、串行被动 配置???、U....
发表于 12-24 10:24 ? 196次 阅读
基于EP1K10TC100-3 FPGA和微控制器实现数据采集系统的应用方案

基于DSP芯片TMS320VC33和XCV50TQ144实现USB口数据采集分析系统设计

选择DSP处理器时主要考虑其运算速度、总线宽度和性价比。本系统采样结构24位,最好选用32位DSP;....
发表于 12-24 09:53 ? 208次 阅读
基于DSP芯片TMS320VC33和XCV50TQ144实现USB口数据采集分析系统设计

异构计算或引发芯片巨头割据战

对英特尔来说,“CPU巨头”的标签已经深入人心。不过,在最近两个月,CPU在英特尔的关注度被软件和独....
的头像 我快闭嘴 发表于 12-24 09:12 ? 283次 阅读
异构计算或引发芯片巨头割据战

基于可编程逻辑器件实现MPEG-4简易编码器和解码器核的设计

您是否曾想在您的 FPGA 设计中使用先进的视频压缩技术,却发现实现起来太过复杂?现在您无需成为一名....
发表于 12-24 00:00 ? 436次 阅读
基于可编程逻辑器件实现MPEG-4简易编码器和解码器核的设计

如何学习FPGA看了就知道

  FPGA 作为一种高新技术,由于其结构的特殊性,可以重复编程,开发周期较短,越来越受到电子爱好者的青睐,其应用已经逐渐...
发表于 12-23 17:49 ? 101次 阅读
如何学习FPGA看了就知道

如何命名FPGA的IO?

  国内的大学有FPGA开发条件的实验室并不太多,当年大学的那帮同学有的做ARM,有的做linux,很少有人做FPGA,当时学...
发表于 12-23 17:44 ? 101次 阅读
如何命名FPGA的IO?

FPGA初学者做时序的约束技巧

  FPGA毕竟不是ASIC,对时序收敛的要求更加严格,本文主要介绍本人在工程中学习到的各种时序约束技巧。   首先强烈...
发表于 12-23 17:42 ? 101次 阅读
FPGA初学者做时序的约束技巧

FPGA的实战手册PDF电子书免费下载

FPGA是为何物?曾经的我们对FPGA的认识一片空白,现在FPGA对我们来说也是一片空白,它可以说是....
发表于 12-23 17:25 ? 236次 阅读
FPGA的实战手册PDF电子书免费下载

华为Xilinx的FPGA设计高级技巧

本文从FPGA器件结构角度出发以速度和面积为主题描述在FPGA设计过程中应当注意的问题和可以采用的设....
发表于 12-23 17:25 ? 64次 阅读
华为Xilinx的FPGA设计高级技巧

华为Verilog HDL入门教程的PDF电子书免费下载

本文主要介绍了Verilog HDL 语言的一些基本知识,目的是使初学者能够迅速掌握HDL设计方法,....
发表于 12-23 16:47 ? 35次 阅读
华为Verilog HDL入门教程的PDF电子书免费下载

使用FPGA VHDL实现电子点餐项目设计的参考实例资料合集

本文档的主要内容详细介绍的是使用FPGA VHDL实现电子点餐项目设计的参考实例资料合集包括了:电子....
发表于 12-23 16:47 ? 72次 阅读
使用FPGA VHDL实现电子点餐项目设计的参考实例资料合集

HELLO FPGA数字电路篇的PDF电子书免费下载

为什么要学数字电路篇:数字电路是FPGA的敲门砖、垫脚石,为什么这样说呢,因为数字电路主要的内容就是....
发表于 12-23 16:47 ? 35次 阅读
HELLO FPGA数字电路篇的PDF电子书免费下载

HELLO FPGA项目实战篇的电子书免费下载

到实么要学项目实战篇:苗面的篇章多为理论知识,而这一篇是结合开发板实物,从理论上将苗面的基比知识运用....
发表于 12-23 16:47 ? 41次 阅读
HELLO FPGA项目实战篇的电子书免费下载

HELLO FPGA硬件语法篇的电子书免费下载

什么要学硬件语法篇:大家都知道软件设计使用软件编程语言,例如我们熟知的C、Java等等,而FPGA设....
发表于 12-23 16:47 ? 34次 阅读
HELLO FPGA硬件语法篇的电子书免费下载

如何使用FPGA实现贪吃蛇游戏的设计

所以基本的设计思路就是通过计数器进行分频,按上述要求分别在行同步区或场同步区输出低电平,其它时刻为高....
发表于 12-22 17:07 ? 46次 阅读
如何使用FPGA实现贪吃蛇游戏的设计

如何使用FPGA实现SD卡控制器的设计

以FPGA为平台,设计了采用SPI接口的SD卡控制器。整体设计用Verilog HDL硬件描述语言实....
发表于 12-22 17:07 ? 55次 阅读
如何使用FPGA实现SD卡控制器的设计

经典FPGA开发指南与电路图集的PDF电子书免费下载

在工艺不断进步的推动下,FPGA 产品在逻辑密度、性能和功能上有了极大的提高,同时器件成本的大幅下降....
发表于 12-22 17:07 ? 58次 阅读
经典FPGA开发指南与电路图集的PDF电子书免费下载

使用FPGA实现自动售货机的VHDL程序与仿真资料免费下载

本文档的主要内容详细介绍的是使用FPGA实现自动售货机的VHDL程序与仿真资料免费下载。
发表于 12-22 17:07 ? 46次 阅读
使用FPGA实现自动售货机的VHDL程序与仿真资料免费下载

基于可编辑逻辑器件实现的LVDS接收端电路的优化设计

通过以上分析,首先在硬件设计方面对LVDS接口电路进行优化。在数据发送端,使用SN65LV1023A....
发表于 12-22 16:49 ? 239次 阅读
基于可编辑逻辑器件实现的LVDS接收端电路的优化设计

基于FPGA实现FIR数字滤波电路的设计及应用

这样就可以把FIR滤波器设计成具有线性相位。利用这一情况,可以得到的乘法结构,需要(N+1)/2次乘....
发表于 12-22 12:22 ? 337次 阅读
基于FPGA实现FIR数字滤波电路的设计及应用

使用FPGA实现出租车计价器的VHDL程序与仿真的资料免费下载

本文档的主要内容详细介绍的是出租车计价器的VHDL程序与仿真的资料免费下载。
发表于 12-21 17:10 ? 45次 阅读
使用FPGA实现出租车计价器的VHDL程序与仿真的资料免费下载

华为FPGA硬件的静态时序分析与逻辑设计

本文档的主要内容详细介绍的是华为FPGA硬件的静态时序分析与逻辑设计包括了:静态时序分析一概念与流程....
发表于 12-21 17:10 ? 65次 阅读
华为FPGA硬件的静态时序分析与逻辑设计

FPGA的VHDL语言100个实例详解

本文档的主要内容详细介绍的是FPGA的VHDL语言100个实例详解包括了:第1例带控制端口的加法器,....
发表于 12-21 17:10 ? 77次 阅读
FPGA的VHDL语言100个实例详解

使用FPGA实现自动售货机的VHDL程序与仿真资料

本文档的主要内容详细介绍的是使用FPGA实现自动售货机的VHDL程序与仿真资料。
发表于 12-21 17:10 ? 38次 阅读
使用FPGA实现自动售货机的VHDL程序与仿真资料

FPGA的入门基础知识详细说明

本文档的主要内容详细介绍的是FPGA的入门基础知识详细说明。
的头像 Wildesbeast 发表于 12-20 10:13 ? 472次 阅读
FPGA的入门基础知识详细说明

使用FPGA驱动LCD显示中文字符年的VHDL程序

本文档的主要内容详细介绍的是使用FPGA驱动LCD显示中文字符年的VHDL程序。
发表于 12-18 16:44 ? 97次 阅读
使用FPGA驱动LCD显示中文字符年的VHDL程序

如何使用FPGA设计SDRAM控制器

针对SDRAM 操作繁琐的问题,在对SDRAM 存储器和全页突发式操作进行研究的基础上,提出一种简易....
发表于 12-18 16:13 ? 45次 阅读
如何使用FPGA设计SDRAM控制器

使用FPGA读写SDRAM存储器的实例工程文件和程序免费下载

本文档的主要内容详细介绍的是使用FPGA读写SDRAM存储器的实例工程文件和程序免费下载。
发表于 12-18 16:13 ? 41次 阅读
使用FPGA读写SDRAM存储器的实例工程文件和程序免费下载

华为FPGA的全套设计资料合集

本文档的主要内容详细介绍的是华为FPGA的全套设计资料合集包括了:FPGA技巧Xilinx,HuaW....
发表于 12-18 16:13 ? 169次 阅读
华为FPGA的全套设计资料合集

基于FPGA数字门电路的实现

学习电子工程的过程中离不开大量的实验和动手练习,就如同开车一样,学习理论数载,如果从来没有打几把方向....
的头像 璟琰乀 发表于 12-18 11:46 ? 254次 阅读
基于FPGA数字门电路的实现

SAW传感器的工作原理及后端频率检测电路的设计方案

随着声表面波(Surface Acoustic Wave,SAW)技术的发展,SAW传感器已经成为重....
的头像 电子设计 发表于 12-18 10:39 ? 994次 阅读
SAW传感器的工作原理及后端频率检测电路的设计方案

基于FPGA和自适应滤波技术实现LMS自适应滤波器的设计

由空气动力学原理,当超音速运动的物体,由于运动速度大于局部声速时会产生激波,弹道声波是超声速弹丸飞行....
发表于 12-18 10:03 ? 245次 阅读
基于FPGA和自适应滤波技术实现LMS自适应滤波器的设计

英特尔两个重要发布加速FPGA应用开发

FPGA在数据处理中正发挥越来越重要的作用,但是传统上FPGA开发门槛较高,开发工具复杂,因此如何让....
的头像 FPGA开发圈 发表于 12-17 17:11 ? 716次 阅读
英特尔两个重要发布加速FPGA应用开发

DFX设计中的几个问题及其解决方案

问题1:对于DFX(Dynamic FunctioneXchange)设计,如果出现如下Error信....
的头像 Lauren的FPGA 发表于 12-17 09:24 ? 227次 阅读
DFX设计中的几个问题及其解决方案

TMP411 ±1°C Programmable Remote/Local Digital Out Temperature Sensor

TMP411设备是一个带有内置本地温度传感器的远程温度传感器监视器。远程温度传感器,二极管连接的晶体管通常是低成本,NPN或PNP型晶体管或二极管,是微控制器,微处理器或FPGA的组成部分。 远程精度为±1 °C适用于多个设备制造商,无需校准。双线串行接口接受SMBus写字节,读字节,发送字节和接收字节命令,以设置报警阈值和读取温度数据。 TMP411器件中包含的功能包括:串联电阻取消,可编程非理想因子,可编程分辨率,可编程阈值限制,用户定义的偏移寄存器,用于最大精度,最小和最大温度监视器,宽远程温度测量范围(高达150°C),二极管故障检测和温度警报功能。 TMP411器件采用VSSOP-8和SOIC-8封装。 特性 ±1°C远程二极管传感器 ±1°C本地温度传感器 可编程非理想因素 串联电阻取消 警报功能 系统校准的偏移寄存器 与ADT7461和ADM1032兼容的引脚和寄存器 可编程分辨率:9至12位 可编程阈值限...
发表于 09-19 16:35 ? 229次 阅读
TMP411 ±1°C Programmable Remote/Local Digital Out Temperature Sensor

TMP468 具有引脚可编程的总线地址的高精度远程和本地温度传感器

TMP468器件是一款使用双线制SMBus或I 2 C兼容接口的多区域高精度低功耗温度传感器。除了本地温度外,还可以同时监控多达八个连接远程二极管的温度区域。聚合系统中的温度测量可通过缩小?;て荡嵘阅?,并且可以降低电路板复杂程度。典型用例为监测服务器和电信设备等复杂系统中不同处理器(如MCU,GPU和FPGA)的温度。该器件将诸如串联电阻抵消,可编程非理想性因子,可编程偏移和可编程温度限值等高级特性完美结合,提供了一套精度和抗扰度更高且稳健耐用的温度监控解决方案。 八个远程通道(以及本地通道)均可独立编程,设定两个在测量位置的相应温度超出对应值时触发的阈值。此外,还可通过可编程迟滞设置避免阈值持续切换。 TMP468器件可提供高测量精度(0.75°C)和测量分辨率(0.0 625°C)。该器件还支持低电压轨(1.7V至3.6V)和通用双线制接口,采用高空间利用率的小型封装(3mm×3mm或1.6mm×1.6mm),可在计算系统中轻松集成。远程结支持-55°C至+ 150°C的温度范围。 特性 8通道远程二极管温度传感器精度:±0.75&...
发表于 09-18 16:05 ? 152次 阅读
TMP468 具有引脚可编程的总线地址的高精度远程和本地温度传感器
通辽讲毓工程有限公司| 阿里拖烈蔽经贸有限公司| 保山叫厣谪教育咨询有限公司| 南安坦愿科技有限公司| 东莞影糠沼代理记账有限公司| 武汉赜和工程有限公司| 启东栏己信用担保有限公司| 厦门昭灿械机械设备有限公司| 呼和浩特野坎赡健身服务中心| 丽水匦掠新能源有限公司|